Jim Wright | 8b150f3 | 2022-01-28 10:05:51 -0600 | [diff] [blame] | 1 | { |
2 | "rails": [ | ||||
3 | "12.0V", | ||||
4 | "3V3IO", | ||||
5 | "RAIL3", | ||||
6 | "RAIL4", | ||||
7 | "RAIL5", | ||||
8 | "CP03_AVDD", | ||||
9 | "CP12_AVDD", | ||||
10 | "CP0_VDD0", | ||||
11 | "CP0_VDD1", | ||||
12 | "CP1_VDD0", | ||||
13 | "CP1_VDD1", | ||||
14 | "CP2_VDD0", | ||||
15 | "CP2_VDD1", | ||||
16 | "CP3_VDD0", | ||||
17 | "CP3_VDD1", | ||||
18 | "CP0_VCS0", | ||||
19 | "CP0_VCS1", | ||||
20 | "CP1_VCS0", | ||||
21 | "CP1_VCS1", | ||||
22 | "CP2_VCS0", | ||||
23 | "CP2_VCS1", | ||||
24 | "CP3_VCS0", | ||||
25 | "CP3_VCS1" | ||||
26 | ], | ||||
27 | |||||
28 | "pins": [ | ||||
29 | { | ||||
30 | "name": "PCIE_SLOT1", | ||||
31 | "line": 7 | ||||
32 | }, | ||||
33 | { | ||||
34 | "name": "PCIE_SLOT2", | ||||
35 | "line": 8 | ||||
36 | }, | ||||
37 | { | ||||
38 | "name": "PCIE_SLOT3", | ||||
39 | "line": 9 | ||||
40 | }, | ||||
41 | { | ||||
42 | "name": "PCIE_SLOT4", | ||||
43 | "line": 10 | ||||
44 | }, | ||||
45 | { | ||||
46 | "name": "PCIE_SLOT5", | ||||
47 | "line": 11 | ||||
48 | }, | ||||
49 | { | ||||
50 | "name": "PCIE_SLOT6", | ||||
51 | "line": 12 | ||||
52 | }, | ||||
53 | { | ||||
54 | "name": "PCIE_SLOT7", | ||||
55 | "line": 13 | ||||
56 | }, | ||||
57 | { | ||||
58 | "name": "PCIE_SLOT8", | ||||
59 | "line": 14 | ||||
60 | }, | ||||
61 | { | ||||
62 | "name": "PCIE_SLOT9", | ||||
63 | "line": 15 | ||||
64 | }, | ||||
65 | { | ||||
66 | "name": "PCIE_SLOT10", | ||||
67 | "line": 16 | ||||
68 | }, | ||||
69 | { | ||||
70 | "name": "PCIE_SLOT11", | ||||
71 | "line": 17 | ||||
72 | }, | ||||
73 | { | ||||
74 | "name": "CP0_VPCIE", | ||||
75 | "line": 59 | ||||
76 | }, | ||||
77 | { | ||||
78 | "name": "CP1_VPCIE", | ||||
79 | "line": 60 | ||||
80 | }, | ||||
81 | { | ||||
82 | "name": "CP2_VPCIE", | ||||
83 | "line": 61 | ||||
84 | }, | ||||
85 | { | ||||
86 | "name": "CP3_VPCIE", | ||||
87 | "line": 62 | ||||
88 | }, | ||||
89 | { | ||||
90 | "name": "5.0V_USB_front", | ||||
91 | "line": 67 | ||||
92 | }, | ||||
93 | { | ||||
94 | "name": "CP0_VDN", | ||||
95 | "line": 72 | ||||
96 | }, | ||||
97 | { | ||||
98 | "name": "CP1_VDN", | ||||
99 | "line": 73 | ||||
100 | }, | ||||
101 | { | ||||
102 | "name": "CP2_VDN", | ||||
103 | "line": 74 | ||||
104 | }, | ||||
105 | { | ||||
106 | "name": "CP3_VDN", | ||||
107 | "line": 75 | ||||
108 | }, | ||||
109 | { | ||||
110 | "name": "CP0_VIO", | ||||
111 | "line": 76 | ||||
112 | }, | ||||
113 | { | ||||
114 | "name": "CP1_VIO", | ||||
115 | "line": 77 | ||||
116 | }, | ||||
117 | { | ||||
118 | "name": "CP2_VIO", | ||||
119 | "line": 78 | ||||
120 | }, | ||||
121 | { | ||||
122 | "name": "CP3_VIO", | ||||
123 | "line": 79 | ||||
124 | }, | ||||
125 | { | ||||
126 | "name": "PGOOD_PSU1", | ||||
127 | "line": 80 | ||||
128 | }, | ||||
129 | { | ||||
130 | "name": "PGOOD_PSU2", | ||||
131 | "line": 81 | ||||
132 | }, | ||||
133 | { | ||||
134 | "name": "PGOOD_PSU3", | ||||
135 | "line": 82 | ||||
136 | }, | ||||
137 | { | ||||
138 | "name": "PGOOD_PSU4", | ||||
139 | "line": 83 | ||||
140 | } | ||||
141 | ] | ||||
142 | } | ||||
143 |